蓝莓题库

中国大学mooc计算机原理慕课答案大全-k8凯发

欢迎来访!

k8凯发-凯发官网入口问答答案 正文

作者2022-12-05 21:08:59问答答案 78 ℃0 评论
第一章(一) 计算机的抽象和技术

1.1 概述随堂测验

1、以下哪项不是影响程序运行性能的主要因素()
    a、程序所使用的算法
    b、创建程序并翻译成机器指令的软件
    c、计算机各部件的执行效率
    d、计算机的生产厂商的品牌声誉

2、程序员为了编写出更高效的程序而学习计算机原理,以下哪项不是学习计算机原理的好处()
    a、有助于了解计算机的软硬件接口
    b、有助于了解程序算法的设计方法
    c、有助于了解计算机的存储层次化特性
    d、有助于了解处理器的并行化特点

1.2 程序的表象之下随堂测验

1、计算机的软件层次和硬件层次之间的交界面是()
    a、操作系统
    b、编译器
    c、指令系统
    d、数字电路

2、计算机硬件能够直接识别的语言是()
    a、高级语言
    b、自然语言
    c、汇编语言
    d、机器语言

3、计算机执行最快的语言是()
    a、机器语言
    b、汇编语言
    c、java语言
    d、c语言

1.3_1 打开计算机的机箱——存储程序思想和冯诺依曼框架随堂测验

1、冯诺依曼计算机工作方式的基本特点是()
    a、采用存储程序原理
    b、控制流驱动方式
    c、按地址访问并顺序执行指令
    d、存储器按内容选择地址

2、计算机能自动工作的关键是()
    a、它由电子设备组成
    b、具有功能强大的操作系统
    c、采用存储程序控制
    d、具有高性能的计算芯片

3、假如人脑也可利用存储程序原理,程序输入人脑后,可以准确存储、执行,那么以下现象最不可能发生的是()
    a、逢考必过,门门满分
    b、交通事故急剧减少
    c、看电影不出门,人脑支持mp4格式
    d、人人都能成为梵高一样的艺术大师

1.3_2 打开计算机的机箱——硬件组成随堂测验

1、( )可以区分从存储单元中取出的是数据还是指令。
    a、存储器
    b、运算器
    c、用户
    d、控制器

2、存储器主要用来( )
    a、存放程序
    b、存放数据
    c、存放指令
    d、存放程序和数据

3、以下不属于输出设备的是( )
    a、显示器
    b、打印机
    c、扫描仪
    d、绘图仪

4、( )是程序运行时的存储位置,包括所需的数据。
    a、显示器
    b、主存
    c、硬盘
    d、编译器

第一章(二) 计算机的抽象和技术

1.4 _1 计算机性能评价——性能的基本指标随堂测验

1、从用户观点看,评价计算机系统性能的综合参数是()
    a、cpu主频率
    b、应用响应时间
    c、内存容量
    d、磁盘空间

2、假设两种程序在两台机器上的运行时间如下表所示,以下判断错误的是()
    a、对程序1而言,机器a比机器b快。
    b、对程序2而言,机器a比机器b慢。
    c、假设任务是执行程序1和程序2各n(n>1)次,对该任务而言,机器a比机器b快。
    d、假设任务是程序1执行2n(n>1)次,程序2执行n次,对该任务而言,机器a比机器b快。

1.4 _2 计算机性能评价——cpu执行时间随堂测验

1、计算机操作的最小单位时间是()
    a、时钟周期
    b、指令周期
    c、cpu周期
    d、毫秒

2、intel core i7 6700k的主频为4 ghz,那么该cpu的一个时钟周期为()
    a、0.25毫秒
    b、0.25微秒
    c、0.25纳秒
    d、0.25皮秒

1.4 _3 计算机性能评价——三个简单的例子随堂测验

1、某计算机的时钟频率为hz,一个程序在该计算机上执行共花费了个时钟周期,则执行该程序的时间为()秒。
    a、1.5
    b、2.66
    c、3.75
    d、6

2、某计算机主频为1.2ghz,其指令分为4类,它们在基准程序中所占比例及cpi如下表所示,该机的mips(million instructions per second,每秒执行百万指令)数是()
    a、100
    b、200
    c、400
    d、600

1.4 _4 计算机性能评价——amdahl定律随堂测验

1、假设某基准程序在一台计算机上的运行时间为100秒,其中80秒的时间是用来执行乘法操作的,如果希望该程序的速度提高到原来的4倍,乘法部件的速度应该是原来的 倍。

第一章测验

1、在cpu的组成中,不包括()
    a、运算器
    b、存储器
    c、控制器
    d、寄存器

2、计算机cpu主频的倒数指的是()
    a、指令周期
    b、机器周期
    c、时钟周期
    d、存取周期

3、以下有关程序性能的论述中,错误的一项是()
    a、效率高的算法能够减少源程序的语句数量,从而提高程序性能
    b、良好的编译器可以高效翻译源程序语句,从而提高程序性能
    c、性能高的cpu执行指令的速度更快,从而提高程序性能
    d、i/o操作不是程序的生产性指令,因此对程序的性能影响不大

4、下列叙述中错误的是()
    a、cpu的寄存器对c语言是透明的
    b、实际应用程序的测试结果能够全面代表计算机的性能
    c、硬盘能够长久地存储数据和程序
    d、软件和硬件在逻辑功能上是等价的

5、在cpu中,指示下一条要执行指令的地址的寄存器是()
    a、ar
    b、pc
    c、dr
    d、ir

6、冯诺依曼计算机中指令和数据均以二进制形式存放在存储器中,cpu从存储器中取出一个二进制数时,根据()区分它到底是指令还是数据。
    a、指令操作码的译码结果
    b、指令和数据的不同寻址方式
    c、指令执行过程的不同阶段
    d、指令和数据所在的存储单元

7、给定一个用java编写的程序,它在一个桌面计算机上运行需要15秒。而如果使用一种新的java编译器,生成的指令数仅是原來的60%,但它的cpi增加为原來的1.1倍,那么使用新的编译器执行该程序需要 秒。

8、假定基准程序a在某计算机上的运行时间为100秒,其中90秒为cpu时间,其余为i/o时间。若cpu速度提高50%,i/o速度不变,则运行基准程序a所耗费的时间是 秒。

第二章 数据的表示

2.4_1 数据在计算机中如何表示随堂测验

1、数据表示是指()
    a、能被计算机硬件直接识别的类型
    b、计算机软件直接识别的类型
    c、高级语言程序员直接识别的类型
    d、计算机操作系统识别的类型

2、现代计算机主存对于多大的数据单位进行编址()
    a、位
    b、字节
    c、半字
    d、字

2.4_2 数值数据的定点表示随堂测验

1、定点整数所能表示的绝对值的范围是()
    a、
    b、
    c、
    d、

2、【2012年计算机联考真题】假定编译器规定int和short类型长度分别为32位和16位,执行下列c语言语句得到y的机器数为()。 unsigned short x=65530; unsigned int y=x;
    a、0000 7ffah
    b、0000 fffah
    c、ffff 7ffah
    d、ffff fffah

2.4_3 数值数据的浮点表示随堂测验

1、【2010年计算机联考真题】假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float和double分别用ieee 754单精度和双精度浮点数格式表示),已知i=785、f=1.5678e3、d=1.5e100,若在32位机器中执行下列关系表达式,则结果为“真”的是()。 i. i==(int)(float)i ii. f==(float)(int)f iii. f==(float)(double)f iv. (d f)-d==f
    a、i和ii
    b、i和iii
    c、ii和iii
    d、iii和iv

2、【2013年计算机联考题】某数采用ieee 754单精度浮点数格式表示为c640 0000h,则该数的值是()。
    a、
    b、
    c、
    d、

3、【2011年计算机联考真题】float型数据通常用ieee 754单精度浮点数格式表示。若编译器将float型变量x分配在一个32位浮点寄存器fr1中,且x=-8.25,则fr1的内容是()。
    a、c104 0000h
    b、c242 0000h
    c、c184 0000h
    d、c1c2 0000h

2.4_5 字符数据的机器表示随堂测验

1、微软的拼音输入法属于()
    a、输入码
    b、内码
    c、字模点阵码
    d、bcd码

2、对于汉字,用于在系统中进行存储、查找、传送的编码方式为()
    a、输入码
    b、内码
    c、字模点阵码
    d、bcd码

2.4_6 数据的度量与存储随堂测验

1、存储数据的小端方式是指()
    a、将数据的最低有效字节存储在高位地址中
    b、将数据的最高有效字节存储在低位地址中
    c、将数据的最低有效字节存储在低位地址中
    d、以上都不对

2、存储数据时为什么尽量使数据对齐()
    a、为了使内存空间占用尽可能大
    b、为了更方便的定位数据的位置
    c、为了尽可能减少访存的次数
    d、以上都不对

2.4_7 数据出错了怎么办?随堂测验

1、奇偶校验码只能检测出()出错的情况。
    a、奇数位
    b、偶数位
    c、奇偶均可
    d、奇偶均不可

2、【2013年计算机联考真题】用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
    a、2
    b、3
    c、4
    d、5

3、具有一定纠错能力的数据校验码有()
    a、奇偶校验码
    b、海明校验码
    c、循环冗余校验码
    d、以上都没有

第三章(一) 计算机中的运算

3.1.1 按位运算随堂测验

1、计算机的基本运算包括()
    a、浮点运算
    b、逻辑运算
    c、移位运算
    d、加法运算

2、按位异或可以实现的功能包括()
    a、提取二进制数中的指定位
    b、在特定位上进行无条件赋值
    c、判断两个二进制数是否相等
    d、对二进制数进行按位取反

3.1.2 逻辑运算随堂测验

1、在c语言中,逻辑或用什么符号表示()
    a、&
    b、&&
    c、||
    d、^

2、在c语言中,逻辑运算与按位运算的区别是什么()
    a、按位运算针对二进制数,逻辑运算针对表达式的值
    b、按位运算的结果是1位~多位,逻辑运算的结果只有1位
    c、按位运算的结果是二进制数,逻辑运算的结果是布尔量——真与假
    d、以上均不对

3.1.3 移位操作随堂测验

1、下面关于算术移位和逻辑移位的描述中,正确的是()
    a、算术移位的数具有数值意义
    b、逻辑移位的数具有数值意义
    c、算术移位的数不具有数值意义
    d、以上均不对

2、对于有符号数进行算术右移,高位应该()
    a、补0
    b、补1
    c、补符号位
    d、补移出的位

第三章(二)计算机中的运算

3.2 加法和减法随堂测验

1、已知a=0.1011,b=-0.1110,求[a b]补=()
    a、11.1101
    b、00.1101
    c、01.1001
    d、10.1001

2、下面描述正确的是()
    a、[a-b]补=[a]补 [-b]补 (mod2)
    b、[a b]补=[a]补 [b]补 (mod2)
    c、[a b]补=[a]补 [-b]补 (mod2)
    d、[a-b]补=[a]补 [b]补 (mod2)

3.2 加法和减法随堂测验

1、下面对补码加法结果中的两位符号位描述不正确的是()
    a、00时结果正常
    b、01时为正溢出
    c、10时为正溢出
    d、11时结果正常

2、在定点数运算中,产生溢出的原因是()
    a、运算中的最高位产生了进位或借位
    b、参加运算的操作数超出了机器的表示范围
    c、运算结果的操作数超出了机器的表示范围
    d、寄存器的位数太少,不得不舍弃最低有效位

3.2 加法和减法随堂测验

1、加法器采用先行进位的目的是()
    a、提高加法器速度
    b、快速传递进位信号
    c、优化加法器结构
    d、增强加法器功能

2、在定点二进制运算器中,减法运算一般通过()来实现。
    a、原码运算的二进制减法器
    b、补码运算的二进制减法器
    c、补码运算的十进制加法器
    d、补码运算的二进制加法器

第三章(三)计算机中的运算

3.3 乘法运算随堂测验

1、二进制乘法的结果最终存放在()。
    a、被乘数寄存器中
    b、高位存在部分积寄存器中,低位存在乘数寄存器中
    c、低位存在部分积寄存器中,高位存在乘数寄存器中
    d、高位存在被乘数寄存器中,低位存在乘数寄存器中

2、二进制乘法中每完成一位的乘法需要右移的是()。
    a、被乘数
    b、乘数
    c、部分积
    d、以上均不对

3.3 乘法运算随堂测验

1、带符号数的原码乘法,其符号位如何得到()。
    a、两数符号位求与
    b、两数符号位求或
    c、两数符号位求异或
    d、被乘数符号位取反

2、带符号数的原码乘法,部分积寄存器每次在进行右移操作时高位补()。
    a、0
    b、1
    c、两数符号位求异或
    d、被乘数的符号位

3.3 乘法运算随堂测验

1、在补码一位乘中,若判断位,则应执行的操作为()。
    a、原部分积加[-x]补,然后右移一位
    b、原部分积加[x]补,然后右移一位
    c、原部分积加[-x]补,然后左移一位
    d、原部分积加[x]补,然后左移一位

2、补码一位乘法中,操作数的符号位不需要参与运算。

3.3 乘法运算随堂测验

1、提高乘法速度的方法主要包括()。
    a、加速乘法的执行(每步处理多位乘数)
    b、加速加法的执行(一步完成多个位积相加)
    c、加速移位的执行移位的执行(每步多移几位)
    d、以上均不对

2、在采用存储进位加法器(csa)来实现多个位积相加时,还需要用到普通加法器(cpa)

第三章(四)计算机中的运算

3.4 除法运算随堂测验

1、真余数是指()
    a、符号位与商的符号位相同的余数
    b、符号位与被除数的符号位相同的余数
    c、符号位与除数的符号位相同的余数
    d、以上均不对

2、无符号数除法,在什么情况下需要进行恢复余数的操作()
    a、余数减完除数后
    b、余数减完除数后,其值为正时
    c、余数减完除数后,其值为负时
    d、以上均不对

3.4 除法运算随堂测验

1、原码一位除法中余数的符号位要求()
    a、与除法结果符号位一致
    b、与被除数的符号位一致
    c、与除数的符号位一致
    d、除数与被除数符号位做异或操作得到

2、原码除法的商符由两数符号位通过()运算获得
    a、异或
    b、与
    c、或
    d、求和

3.4 除法运算随堂测验

1、在原码不恢复余数除法(又称原码加减交替法)的算法中,()。
    a、每步操作后,若不够减,则需恢复余数
    b、若为负商,则恢复余数
    c、整个算法过程中,从不恢复余数
    d、仅当最后一步不够减时,才恢复一次余数

2、在加减交替法中,以下规则正确的是()
    a、本次余数为正,下步除法做加法
    b、本次余数为正,下步除法做减法
    c、本次余数为负,下步除法做减法
    d、本次余数为负,下步除法做加法

3.4 除法运算随堂测验

1、下列关于booth补码除法说法正确的是()。
    a、booth补码除法中,比较被除数/余数和除数,够减商0,不够减商1
    b、booth补码除法中,比较被除数/余数和除数的符号位,异号商0,同号商1
    c、booth补码除法中,比较被除数/余数和除数,够减商1,不够减商0
    d、以上都不对

2、原码除法和补码除法判断溢出的方法是一样的。

3.4 除法运算随堂测验

1、阵列除法器的核心部件是()。
    a、cas
    b、alu
    c、控制部件
    d、存储部件

2、阵列除法器实现两个正数通过()进行相除。
    a、恢复余数法
    b、加减交替法
    c、移位法
    d、以上均不对

第三章(五)计算机中的运算

3.5.1 浮点运算的基本概念和问题随堂测验

1、异常情况通常()。
    a、由操作系统检测
    b、由硬件检测
    c、由软件检测
    d、由程序员检测

2、ieee754标准规定的五种异常情况包括()。
    a、无效操作
    b、乘以0
    c、数太大或太小
    d、非精确值

3.5.2 浮点数的加法运算随堂测验

1、下面关于浮点数加法的操作步骤描述中,正确的是()。
    a、求阶差——对阶——尾数相加——结果规格化、判溢出
    b、尾数相加——求阶差——对阶——结果规格化、判溢出
    c、结果规格化、判溢出——求阶差——对阶——尾数相加
    d、求阶差——对阶——结果规格化、判溢出——尾数相加

2、在ieee754标准中描述的就近舍入方式,正确的是()。
    a、附加位为11时入位
    b、附加位为01时舍去
    c、附加位为10时强制结果为偶数
    d、附加位为00时保持结果不变

3.5.3 浮点数的乘除运算随堂测验

1、下面关于浮点数乘除的操作步骤描述中,正确的是()。
    a、尾数相乘/除——阶码相加/减——规格化、判溢出——舍入——确定符号位
    b、阶码相加/减——规格化、判溢出——尾数相乘/除——舍入——确定符号位
    c、阶码相加/减——尾数相乘/除——舍入——规格化、判溢出——确定符号位
    d、阶码相加/减——尾数相乘/除——规格化、判溢出——舍入——确定符号位

2、在ieee754标准中,对于单精度浮点数阶码加减操作的描述中,正确的是()。
    a、[e1 e2]移=([e1]移 [e2]移 129)mod
    b、[e1 e2]移=(e1 e2 129)mod
    c、[e1-e2]移=([e1]移 [-[e2]移]补 127)mod
    d、[e1-e2]移=([e1]移 [-[e2]移]补-127)mod

3.6 算术运算的精确性随堂测验

1、解决计算机精度不够的主要方法有()。
    a、增大数据表示的位数
    b、采用模拟信号表示数据
    c、扩大内存容量
    d、以上均不是

2、下面说法在计算机计算时,描述错误的是()。
    a、浮点加法满足结合律
    b、对整数的左移和右移就是原数乘以或除以2的幂次方
    c、程序员不需要关注浮点数的精度问题
    d、以上均不对

第三章测试

1、假设机器字长为8位,若机器数dah为补码(在16进制中a表示数码10,f表示数码15,h为16进制的标志),则算术左移一位和算术右移一位分别得()
    a、b4h edh
    b、f4h 6dh
    c、b5h edh
    d、b4h 6dh

2、若[x]补=x0,x1x2…xn,其中x0为符号位。若(),则补码算术左移时,会发生溢出。
    a、
    b、
    c、
    d、

3、以下说法正确的是()
    a、定点数表示范围较小,故运算有可能发生溢出;浮点数表示范围大,因而运算不会产生溢出。
    b、无符号数运算有可能产生溢出,带符号数运算不会产生溢出。
    c、采用变形补码进行定点数的加减运算可以有效避免溢出。
    d、将两个正数相加有可能产生溢出,将两个负数相加也有可能产生溢出。

4、某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=1111 0100,[y]补=1011 0000。若整型变量z=2x y/2,则z的机器数为()
    a、1100 0000
    b、0010 0100
    c、1010 1010
    d、溢出

5、在定点运算器中,无论采用双符号位还是单符号位,必须有()
    a、译码电路,它一般用“与非”门来实现
    b、编码电路,它一般用“或非”门来实现
    c、溢出判断电路,它一般用“异或”门来实现
    d、移位电路,它一般用“与或非”门来实现

6、x、y为定点整数,其格式为1位符号位,n位数值位,若采用补码一位乘法实现乘法运算,则最多需要()次加法运算。
    a、n-1
    b、n
    c、n 1
    d、n 2

7、假定有4个整数用8位补码分别表示:r1=feh,r2=f2h,r3=90h,r4=f8h,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()
    a、
    b、
    c、
    d、

8、下列关于舍入的说法,正确的是() i. 不仅仅只有浮点数需要舍入,定点数在运算时也可能要舍入 ii. 在浮点数舍入中,只有左规格化时可能要舍入 iii. 在浮点数舍入中,只有右规格化时可能要舍入 iv. 在浮点数舍入中,左、右规格化都可能要舍入 v. 舍入不一定产生误差
    a、i、iii、v
    b、i、ii、v
    c、v
    d、i、iv

9、假定变量i、f、d的数据类型分别为int、float、double(int用补码表示,float和double用ieee 754标准中的单精度和双精度浮点数据格式表示),已知i=785,f=1.5678e3,d=1.5e100,若在32位机器中执行下列关系表达式,则结果为真的是() (注:==符号用来判断其左右两边的值是否相等,相等为真,不相等为假。(int)(float)i表示强制类型转换,即将i先强制转换成float型,再强制转换成int型。) i. i == (int)(float)i ii. f == (float)(int)f iii. f == (float)(double)f iv. (d f) - d == f
    a、仅i和ii
    b、仅i和iii
    c、仅ii和iii
    d、仅iii和iv

10、已知,,设浮点数格式为阶符1位,阶码2位,数符1位,尾数3位,通过补码求出z=x-y的二进制浮点数规格化结果是()
    a、1011011
    b、0111011
    c、1001011
    d、以上都不对

第五章(一) 存储层次结构

5.1 存储器概述随堂测验

1、计算机的存储器采用分级方式是为了()
    a、方便编程
    b、解决容量、速度、价格三者之间的矛盾
    c、保存大量数据方便
    d、操作方便

2、cpu可以直接与辅存进行数据交换?

5.1 存储器概述随堂测验

1、主存和cpu之间增加cache的目的是()
    a、解决cpu和主存之间的速度匹配问题
    b、扩大主存的容量
    c、扩大cpu中通用寄存器的数量
    d、既扩大主存容量又扩大cpu通用寄存器数量

2、下列存储器中,不属于非挥发性存储器的是()
    a、rom
    b、dram
    c、磁盘
    d、闪存

5.1 存储器概述随堂测验

1、存储周期是指()
    a、存储器的读出时间
    b、存储器的写入时间
    c、存储器进行连续读和写操作所允许的最短时间间隔
    d、存储器进行连续写操作所允许的最短时间间隔

2、下列选项是关于内存与外存的比较,其中错误的是()
    a、外存的存取速度慢
    b、内存的成本高,容量相对较小
    c、cpu可以直接对内存中的指令进行读写
    d、外存是易失性存储器,用于临时存放信息

5.1 存储器概述随堂测验

1、以下对存储位元的基本原理描述错误的是()
    a、存储数据是根据电容上电荷量的有无来判断
    b、写“0”时,位线上加低电平,使数据线对电容充电
    c、写“1”时,位线上加高电平,使数据线对电容充电
    d、读数据时,根据位线上是否有电流,区分读出“1”还是“0”

2、sram数据保存在触发器中,只要供电,数据就一直保持,但需要刷新。

5.1 存储器概述随堂测验

1、下列选项是关于sram和dram的比较,其中错误的是()
    a、dram集成度高
    b、dram芯片引脚多
    c、dram速度慢
    d、dram主要应用于主存、帧缓冲区

2、sram的存储原理是()
    a、依靠双稳态电路
    b、依靠定时刷新
    c、依靠读后再生
    d、依靠写后再生

5.1 存储器概述随堂测验

1、关于rom描述错误的是()
    a、信息一经写入就可长久保存
    b、非破坏性读出,无需再生
    c、以顺序方式存取方式工作
    d、对某些类型的rom可以通过专门的设备或特殊方式进行多次改写

2、下列存储器中,在工作期间需要周期性刷新的是()
    a、sram
    b、sdram
    c、rom
    d、flash

3、计算机开机后,操作系统最终被加载到()
    a、bios
    b、rom
    c、eprom
    d、ram

第五章(二) 存储层次结构

5.2 主存储器随堂测验

1、4个16k x 8位的存储芯片,可设计为()容量的存储器。
    a、32k x 16位
    b、16k x 16位
    c、32k x 8位
    d、8k x 16位

2、主存按字节编址,地址从4000h到bfffh,共有()字节。若用存储容量为2k x 4位的存储芯片构成该主存,至少需要()片
    a、16k, 16
    b、16k, 32
    c、32k, 16
    d、32k, 32

5.2 主存储器随堂测验

1、下列关于存储器负载计算描述错误的是()
    a、双极型芯片各端点为电流负载,mos型芯片各端点为电容负载
    b、读写控制驱动的负载等于字位扩展的倍数乘以单个读写使能端的负载因素
    c、地址驱动线的负载等于字位扩展的倍数乘以单个地址端的负载因素
    d、行片选驱动线负载等于字位扩展的倍数乘以片选端的负载因素

2、下列关于速度估计描述错误的是()
    a、选择芯片时,要求芯片的存储周期小于系统的存储周期
    b、选择芯片时,要求芯片的存储时间大于系统的存取时间
    c、通常要求选择的芯片要比存储器整体性能高10%左右
    d、系统取数时间是系统地址取数时间和系统片选取数时间中的较大者

5.2 主存储器随堂测验

1、一台8位微机的地址总线为16条,其ram存储器容量为32kb,首地址为4000h,且地址是连续的,则可用的最高地址是()
    a、7fffh
    b、9fffh
    c、bfffh
    d、dfffh

2、假定用若干个2k x 4位的芯片组成一个8k x 8位的存储器,则地址 161fh 所在芯片的最小地址是()
    a、0000h
    b、0700h
    c、1000h
    d、1200h

5.2 主存储器随堂测验

1、以下关于存储器与cpu的连接的说法有错的是()
    a、cpu地址线数大于或等于存储芯片地址引脚线数
    b、cpu数据线数大于或等于存储芯片数据引脚线数
    c、cpu和主存之间的异步通信方式需要握手信号
    d、异步通信比同步通信具有较高的传输频率

5.2 主存储器随堂测验

1、某计算机主存容量为64kb,其中rom区为4kb,其余为ram区,按字节编址。现要用2k x 8位的rom芯片和4k x 4位的ram芯片来设计该存储器,则需要上述规格的rom芯片数和ram芯片数分别是()
    a、1, 15
    b、2,15
    c、1,30
    d、2,30

2、某计算机存储器按字节编址,主存地址空间大小为64mb,现用4m x 8位的ram芯片组成32mb的主存储器,则存储器地址寄存器(mar)的位数是()
    a、22位
    b、23位
    c、25位
    d、26位

3、设cpu地址总线有24根,数据总线有32根,用512k x 8位的ram芯片构成该机的主存储器,则该机主存最多需要 () 片这样的存储芯片
    a、256
    b、512
    c、64
    d、128

5.2 主存储器随堂测验

1、dram的刷新是以()为单位的
    a、存储单元
    b、行
    c、列
    d、存储字

2、某机器的主存共32kb,由16片16k x 1位(内部采用128x128存储阵列)的dram芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个刷新操作周期
    a、128
    b、256
    c、1024
    d、16384

第五章(三) 存储层次结构

5.3 cache高速缓存 (1)随堂测验

1、下列描述错误的是()
    a、在较短时间间隔内,程序所访问的存储器数据往往集中在一个较小范围内
    b、程序访问局部性是构成层次结构的存储系统的主要依据
    c、空间局部性指的是刚被访问过的存储单元很可能不久又被访问
    d、一般cache的价格比主存高,容量比主存小

2、for (i = 0; i < n; i ) sum = a[i]
    a、若n足够大,一段时间内就在局部区域内执行指令,故循环内指令的时间局部性好
    b、程序按顺序执行,故程序的空间局部性好
    c、数组元素按顺序存放,也按顺序访问,所以空间局部性好
    d、数组a的元素被多次访问,所以时间局部性好

3、(多选)下列描述正确的是()
    a、通过改变数据布局或计算顺序可以改进程序中数据访问的局部性
    b、在一次读操作中,返回的值取决于哪些块在cache中
    c、存储器层次结构的大部分成本在于最高一层
    d、存储器层次结构的大部分容量处于最低一层

5.3 cache高速缓存 (1)随堂测验

1、对于以下程序,描述错误的是() for (i = 0; i < n; i ) sum = a[i]
    a、若n足够大,一段时间内就在局部区域内执行指令,故循环内指令的时间局部性好
    b、程序按顺序执行,故程序的空间局部性好
    c、数组元素按顺序存放,也按顺序访问,所以空间局部性好
    d、数组a的元素被多次访问,所以时间局部性好

2、(多选)对于以下程序段,在同一行中的元素在存储器中被连续存放,访问下列变量时,对局部性的描述正确的是() for (i=0; i<1024, i ) for (j=0; j<1024, j ) a[i][j] = b[j][0] a[j][i]
    a、程序段中b[j][0]的空间局部性好
    b、程序段中a[i][j]的空间局部性好
    c、程序段中a[j][i]的时间局部性好
    d、循环体内指令的空间局部性好

5.3 cache高速缓存 (1)随堂测验

1、某程序执行过程中访存1000次,其中访问cache缺失45次,则cache的命中率是()
    a、4.5%
    b、9.5%
    c、91.5%
    d、95.5%

2、在cpu执行一段程序的过程中,在cache中的命中次数为4600次,由主存完成的存取次数为400次,若cache的命中时间tc为2ns,失效损失tm为30ns,则平均访问时间为()
    a、4.08ns
    b、4.24ns
    c、4.40ns
    d、4.56ns

5.3 cache高速缓存 (1)随堂测验

1、直接映射的主要缺点是()
    a、实现过于复杂,成本过高
    b、替换操作频繁,命中率比较低
    c、关联度太高
    d、命中时间长于其他映射方式

2、某存储系统中,主存容量是cache容量的4096倍,cache被分为64个块,当采取直接映射方式时,地址映射表的大小应为()。(假设不考虑一致维护和替换算法位)
    a、6 x 4096bit
    b、
6 x 4097bit
    c、64 x 12bit
    d、64 x 13bit

3、考虑一个直接映射cache有32个块,块的大小为8字节。主存地址400所在的块直接映射到cache中的哪个块?
    a、16
    b、17
    c、18
    d、19

5.3 cache高速缓存 (1)随堂测验

1、cache的3种基本映射方式中,块冲突概率最小的是()
    a、全相联映射
    b、直接映射
    c、组相联映射
    d、3种都一样

2、容量为64块的cache采用组相联映射方式,块大小为128个字,每4块为一组。如果主存为4k块,且按字编址,那么主存地址和主存tag标记的位数分别为()
    a、18,7
    b、18,8
    c、
19,7
    d、19,8

3、有效容量为64kb的cache,每块32字节,采用4路组相联。字节地址为1111111h的单元调入该cache,则其tag应为()
    a、1111h
    b、0444h
    c、0888h
    d、0222h

5.3 cache高速缓存 (1)随堂测验

1、考虑一直接映射cache,大小为32kb。若有一个64kb大小的数组需要重复访问,则第一次访问数组时发生的是(),之后再访问数组时发生的是()
    a、强制失效、冲突失效
    b、强制失效、容量失效
    c、容量失效、强制失效
    d、容量失效、冲突失效

2、下列描述正确的是()
    a、关联度越高,冲突失效就越低
    b、强制失效和容量失效受相联度的影响
    c、强制失效受到cache容量的影响
    d、cache的3种基本映射方式均可能产生冲突失效

第五章(四) 存储层次结构

5.3 cache高速缓存 (2)随堂测验

1、下列叙述正确的是()
    a、读操作时,写直达和写回在命中时应用
    b、写操作时,写回和写分配在命中时应用
    c、读操作时,写直达和写分配在失效时应用
    d、写操作时,写分配和写不分配在失效时应用

2、下列叙述错误的是() 
i.
采用写回法时,一个cache数据在第一次写操作数时写回主存 
ii.
采用写直达法时,一个cache数据在数据被换出时写回主存 
iii.
采用写不分配时,直接写主存,不把被写数据放入cache
    a、
i 和 ii
    b、
i 和 iii
    c、
ii 和 iii
    d、i、ii和iii

5.3 cache高速缓存 (2)随堂测验

1、假设某计算机按字编址,cache有4个行,cache和主存之间交换的块大小为1个字。若cache的内容初始为空,采用基本二路组相联映射方式和lru替换算法,当访问的主存地址依次是4,0,4,2,6,8,4,6时,命中cache的次数是()
    a、1
    b、2
    c、3
    d、4

2、下列cache替换策略与局部性原理有关的是()
    a、随机法
    b、先进先出法
    c、近期最少使用法
    d、以上都不是

5.3 cache高速缓存 (2)随堂测验

1、某计算机访问l1 cache命中率为95%,访问l2 cache缺失率为2.5%,也即l2 cache命中率为97.5%。假定访问l1 cache、l2 cache和主存分别需要1个、10个和100个时间周期t,那平均访问时间是()周期
    a、2t
    b、3t
    c、4t
    d、5t

2、下列叙述错误的是()
    a、l1 cache的命中时间比命中率更重要
    b、l2 cache的命中时间比命中率更重要
    c、l1 cache更靠近cpu,其速度比l2快,其容量比l2小
    d、l2 cache更靠近cpu,其速度比l1快,其容量比l1小

第五章(五) 存储层次结构

5.4 存储层次结构随堂测验

1、交叉存储器实际上是一种()的存储器,它能()执行多个独立的读/写操作
    a、整体式,串行
    b、整体式,并行
    c、模块式,串行
    d、模块式,并行

2、一个四体并行交叉存储器,每个模块容量是64k x 32位,存取周期为200ns。在一个存取周期中,存储器能向cpu提供()位二进制信息。
    a、32
    b、64
    c、128
    d、256

3、采用八体并行低位交叉存储器,设每个体的存储容量为32k x 16位,存储周期为400ns,下述说法中正确的是()
    a、在400ns内,存储器可向cpu提供位二进制信息
    b、在100ns内,存储器可向cpu提供位二进制信息
    c、在400ns内,存储器可向cpu提供位二进制信息
    d、在100ns内,存储器可向cpu提供位二进制信息

4、假设高位交叉编址的多体存储器有4个体,每个体有8个存储单元,则第3个体的地址应该是()
    a、01000 ~ 01111
    b、10000 ~ 10111
    c、10000 ~ 11111
    d、01000 ~ 10111

5.4 存储层次结构随堂测验

1、在带有cache的计算机中,很多机器采用()防止数据过期问题。
    a、写分配
    b、写不分配
    c、写直达
    d、写回

2、下列描述错误的是()
    a、侦听协议需要每个处理器的cache中设置一个侦听总线的部件。
    b、侦听cache一致性通信量和cache容量没有关系。
    c、目录协议中需要在每个处理器的cache中设置一个目录表,记录共享数据的位置和状态。
    d、目录协议中每个目录负责跟踪共享本地存储器的cache。

第五章单元测验

1、主存按字节编址,地址从3000h到afffh。若用存储容量为1k x 4位的存储芯片构成该主存,至少需要()片 。
    a、16
    b、32
    c、64
    d、128

2、假定用若干个1k x 4位的芯片组成一个8k x 8位的存储器,则地址 14ffh 所在芯片的最小地址是()
    a、0400h

    b、0800h

    c、1000h
    d、1400h

3、某计算机主存容量为128kb,其中rom区为16kb,其余为ram区,按字节编址。现要用2k x 4位的rom芯片和4k x 8位的ram芯片来设计该存储器,则需要上述规格的rom芯片数和ram芯片数分别是()
    a、
8, 14
    b、16,14
    c、8,28
    d、16,28

4、某程序执行过程中访存1050次,其中访问cache缺失50次,则cache的命中率是()
    a、
4.8%
    b、5.0%
    c、
95.0%
    d、95.2%

5、假设某计算机按字编址,cache有4个行,cache和主存之间交换的块大小为1个字。若cache的内容初始为空,采用基本二路组相联映射方式(即主存的第0块和第2块属于第0组)和lru替换算法,当访问的主存地址依次是0,4,8,2,0,6,8,6,4,8时,命中cache的次数是()。若采用另一种改进的二路组相联映射方式(即主存的第0块和第1块属于第0组),则命中cache的次数可达到()
    a、1, 3
    b、2, 3
    c、1, 4
    d、2, 4

6、某计算机的cache共有32块,采用8路组相联映射方式。每个主存块大小为16字节,按字节编址。主存133号单元所在主存块应装入到的cache组号是 ()
    a、0
    b、1
    c、2
    d、3

7、假定一台计算机的显示存储器用dram芯片实现,若要求显示分辨率为800x600,颜色深度为16位,帧频为60hz,显存总带宽的50%用来刷新屏幕,则需要的显存总带宽至少约为()
    a、245mbps
    b、461mbps
    c、922mbps
    d、1843mbps

8、下列关于闪存(flash memory)的叙述中,错误的是()
    a、信息可读可写,并且读、写速度一样快
    b、存储元是一种半导体存储器,擦写次数有限
    c、掉电后信息不丢失,是一种非易失性存储器
    d、采用随机访问方式,可替代计算机外部存储器

9、下列因素中,与cache的命中率无关的是()
    a、主存的存取时间
    b、块的大小
    c、cache的组织方式
    d、cache的容量

10、在主存和cache构成的两极存储体系中,cache的存取时间是100ns,主存的存取时间是2us,cache访问失败后cpu才开始访存。如果希望有效(平均)存取时间不超过cache存取时间的140%,则cache的命中率至少应为( )
    a、96%
    b、97%
    c、98%
    d、99%

第六章(一) 输入输出系统

6.1 输入输出系统概述随堂测验

1、拿起你的手机观察一下,哪项不属于i/o设备()
    a、触摸屏
    b、音量键
    c、数据线接口
    d、电源线接口

2、在一个实时性要求很高的计算机系统中, i/o设备的下列哪项指标是最重要的()
    a、响应时间
    b、吞吐率
    c、i/o带宽
    d、存储容量

6.2 i/o接口随堂测验

1、各种i/o设备通过()电路,才能连接到系统总线上。
    a、外设
    b、内存
    c、中断
    d、接口

2、下列哪项不是i/o接口的主要功能
    a、匹配主机与外设的数据格式
    b、提高外设的数据传输速度
    c、提供外设和接口的状态
    d、实现主机对外设的控制

3、在统一编址方式下,存储单元和i/o设备根据()来区分。
    a、不同的地址码
    b、不同的地址线
    c、不同的指令
    d、不同的数据线

4、在独立编址方式下,存储单元和i/o设备根据()来区分。
    a、不同的地址码
    b、不同的地址线
    c、不同的指令
    d、不同的数据线

6.3 磁盘存储器随堂测验

1、请观看链接处的硬盘工作视频,当硬盘传动手臂快速在内外圈之间摆动时,它是在进行()操作。
    a、寻找合适的磁极访问数据
    b、寻找合适的扇区访问数据
    c、寻找合适的磁道访问数据
    d、寻找合适的柱面访问数据

第六章单元测验

1、假定一台计算机的显示存储器用dram芯片实现,若要求显示分辨率为1600x1200,颜色深度为24位,帧频为85hz,显示总带宽的50%用来刷新屏幕,则需要的显存总带宽至少约为()
    a、245 mb/s
    b、979 mb/s
    c、1958 mb/s
    d、7834 mb/s

2、一个磁盘的转速为7200转/分,每个磁道有160个扇区,每个扇区有512字节,那么在理想情况下,其数据传输率为()。
    a、7200x160 kb/s
    b、7200 kb/s
    c、9600 kb/s
    d、19200 kb/s

3、下列选项中,用于提高raid可靠性的措施有()。 i. 磁盘镜像 ii. 条带化 iii. 奇偶校验 iv. 增加cache机制
    a、仅i、ii
    b、仅i、iii
    c、仅i、iii和iv
    d、仅ii、iii和iv

4、下列关于磁盘的说法中,错误的是()
    a、写入u盘(闪存)前必须要先擦除
    b、raid技术可以提高磁盘的磁记录密度和磁盘利用率
    c、未格式化的硬盘容量要大于格式化后的实际容量
    d、计算磁盘的平均存取时间时,“寻道时间”和“旋转等待时间”常取其平均值

5、下列功能中,属于i/o接口的功能是() i. 数据格式的转换 ii. i/o过程中错误与状态检测 iii. i/o操作的控制与定时 iv. 与主机和外设通信
    a、i、iv
    b、i、iii、iv
    c、i、ii、iv
    d、i、ii、iii、iv

6、下列叙述中,正确的是()
    a、只有i/o指令可以访问i/o设备
    b、在统一编址下,不能直接访问i/o设备
    c、访问存储器的指令一定不能访问i/o设备
    d、在具有专门i/o指令的计算中,i/o设备才可以单独编址

7、某计算机的i/o设备采用异步串行传送方式传送字符信息,字符信息的格式为:1位起始位、7位数据位、1位校验位、1位停止位。若要求每秒传送480个字符,那么该i/o设备的数据传输率应为()bit/s。
    a、1200
    b、4800
    c、9600
    d、2400

8、某磁盘的转速为10000转/分,平均寻道时间是6ms,磁盘传输速率是20mb/s,磁盘控制器延迟为0.2ms,读取一个4kb的扇区所需平均时间约为()。
    a、9 ms
    b、9.4 ms
    c、12 ms
    d、12.4 ms

第六章(二) 输入输出系统

6.4 并行io: raid盘阵随堂测验

1、以下哪项不是工业界普遍采用raid盘阵的原因()
    a、更高的i/o带宽
    b、更好的数据可靠性
    c、更简单的读写控制
    d、以上都是

2、raid 1与raid 0相比,它的哪项性能更好()
    a、带宽
    b、可靠性
    c、存储容量
    d、以上都不是

6.5 闪存与光存储随堂测验

1、下列关于闪存的叙述中,错误的是()
    a、信息可直接读写,并且读写速度一样快
    b、存储单元由mos管组成,是一种半导体存储器
    c、掉电后不丢失,是一种非易失性存储器
    d、采用随机访问方式,可替代外部存储器

2、备份存储对性能的需求不高,但要求用最低的成本获得最大的存储容量。那么以下存储介质最适合做备份存储的是()
    a、闪存
    b、eeprom
    c、光存储器
    d、以上均不适合

第七章 总线

总线的概念和总线设计随堂测验

1、以下有关多总线结构系统的叙述中,错误的是()。
    a、通常越靠近cpu的总线传输速率越高
    b、通常在总线和总线之间用桥接器连接
    c、cpu总线和存储器总线都比i/o总线快
    d、系统中的多个总线不可能同时传输信息

总线的概念和总线设计随堂测验

1、以下设备可以被用作总线主设备的有()。
    a、cpu
    b、存储器
    c、dma控制器
    d、i/o设备

总线的概念和总线设计随堂测验

1、采用信号线复用技术可以提高总线带宽。

总线的概念和总线设计随堂测验

1、以下总线裁决方式中,对电路故障最敏感的是()。
    a、菊花链式
    b、计数器定时查询
    c、独立请求
    d、自举分布

总线的概念和总线设计随堂测验

1、下列有关同步总线的描述中,错误的是()。
    a、用一个公共时钟信号进行同步
    b、不需要应答(握手)信号
    c、要求挂接在总线上的各部件的存取时间较为接近
    d、总线长度不受限制,可以很长

总线的概念和总线设计随堂测验

1、假定一个同步总线的工作频率为33mhz,总线中有32位数据线,每个总线时钟传输一次数据,则该总线的最大数据传输率为()。
    a、66mb/s
    b、132mb/s
    c、528mb/s
    d、1056mb/s

猜你喜欢

  • 2022-12-05 21:58
  • 2022-12-05 21:54
  • 2022-12-05 21:18
  • 2022-12-05 20:55
  • 2022-12-05 20:55
  • 2022-12-05 20:51
  • 2022-12-05 20:50
  • 2022-12-05 20:46
  • 2022-12-05 20:31
  • 2022-12-05 19:53
网站分类
最新发表
标签列表
网站地图