第1章 数制和码制第1章 数制和码制单元测试1、一位十六进制数可以用( )位二进制数来表示。
a、1
b、2
c、4
d、16
2、以下表述错误的是( )。
a、模拟电路用于传输、处理、加工模拟信号,以实现逻辑运算。
b、数字电路用于传输、处理、加工数字信号,以实现逻辑命题。
c、数字电路的输入信号代表一个逻辑命题的条件,输出信号代表该逻辑命题的结论。
d、逻辑变量的取值只有“真”和“假”两种可能。
3、可以通过( )方法,将一个非十进制数转换为十进制数。
a、按权对位展开相加
b、整数连除,取余逆序
c、小数连除,取整顺序
d、分组对位转化,顺序不变
4、n 位二进制数对应的最大十进制数为 ( )。
a、
b、
c、
d、
5、(1010 1000. 0010 01)5421bcd==
a、75.24 111 0101.0010 01
b、98.24 1100 1011.0010 01
c、75.24 1100 1011.0010 01
d、98.24 111 0101.0010 01
6、在一个8位的存储单元中,能够存储的最大无符号整数是( )。
a、
b、
c、
d、
7、以下代码中,属于无权值码的为( )。
a、8421bcd码
b、5421bcd码
c、余三码
d、格雷码
8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )
9、8421bcd码是一种有权值码,也是明码,编码方案是固定的。( )
10、写出十进制数5对应的8421奇校验码,其校验位应为1。( )
第2章 基本逻辑运算与常用复合逻辑第2章 基本逻辑运算与常用复合逻辑单元测试1、以下逻辑表达式中,当输入a=b=1时,输出f=1的( )。
a、
b、
c、
d、
2、下列逻辑式中,正确的是( )。
a、1·a = 1
b、1·a =a
c、1·a = 0
d、1·a = 1 a
3、以下表达式中符合逻辑运算法则的是( )。
a、c·c=
b、1 1=10
c、0<1
d、a 1=1
4、以下表述中,错误的是( )。
a、若两个函数具有相同的真值表,则两个逻辑函数必然相等。
b、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
c、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
d、若两个函数具有相同的逻辑函数式,则两个逻辑函数必然相等。
5、在以下输入情况( )时,“与非”运算的结果是逻辑0。
a、全部输入是0
b、任一输入是0
c、仅一输入是0
d、全部输入是1
6、以下逻辑门符号中,实现“两输入或非”功能的是( )。
a、
b、
c、
d、
7、在决定一事件结果的所有条件中,只要有一个条件成立,结果就发生,这种条件和结果的逻辑关系是( )。
a、与
b、或
c、非
d、异或
8、以下表述中,正确的是( )。
a、2输入异或函数和2输入同或函数在逻辑上互为反函数。
b、异或函数和同或函数在逻辑上互为反函数。
c、输入变量个数为奇数时,异或函数和同或函数互为反函数。
d、输入变量个数为偶数时,异或函数和同或函数的逻辑功能相同。
9、逻辑函数 f= a⊕(a⊕b) ,它的最简式为( )。
a、a
b、b
c、
d、ab
10、同或的逻辑表达式为:( )
a、
b、
c、
d、
第3章 逻辑代数基础第3章 逻辑代数基础单元测试1、用于化简逻辑相邻项的化简公式是( )。
a、吸收定律1
b、吸收定律2
c、吸收定律3
d、多余项定律
2、a bc =( )
a、a b
b、a c
c、(a b)(a c)
d、b c
3、逻辑函数
a、a b
b、a b c
c、0
d、1
4、
a、ad
b、abd
c、
d、
5、逻辑式可变换为( )。
a、
b、
c、
d、
6、吸收定律2和吸收定律3的应用出发点都是在待化简表达式中找到某个单因子项。( )
7、以下逻辑表达式的推导过程是成立的。( ) •
8、“异或”和“同或”是同级运算,且运算优先级高于“与逻辑 ”。( )
9、因为逻辑表达式a b ab=a b成立,所以ab=0成立。( )
10、逻辑函数两次求反则还原为原函数,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
第5章 逻辑函数的表示及化简第5章 逻辑函数的表示及化简单元测试(1)1、逻辑函数化简后为( )。
a、
b、
c、
d、
2、逻辑函数化简后为( )。
a、
b、
c、
d、
3、逻辑函数 的最简式为( )。
a、
b、
c、
d、
4、逻辑函数的最简与或表达式为( )。
a、
b、
c、
d、
5、逻辑函数化简后为( )。
a、
b、
c、
d、
6、逻辑函数化简公式包括( )。
a、吸收定律1
b、吸收定律2
c、吸收定律3
d、多余项定律
7、一个逻辑函数的最简表达式是唯一的。( )
第5章 逻辑函数的表示及化简单元测试(2)1、一个卡诺图上的卡诺圈如图所示,其化简结果为( )。
a、
b、
c、
d、
2、下列函数中,是最小项表达式形式的是( )。
a、
b、
c、
d、
3、用逻辑函数卡诺图法化简中,四个相邻项可以合并为一项,它能( )
a、消去1个表现形式不同的变量,保留相同变量
b、消去2个表现形式不同的变量,保留相同变量
c、消去3个表现形式不同的变量,保留相同变量
d、消去4个表现形式不同的变量,保留相同变量
4、以下卡诺图上卡诺圈化简结果错误的是( )。
a、
b、
c、
d、
5、已知一个逻辑函数的卡诺图如图所示,其逻辑表达式为( )。
a、
b、
c、
d、
6、逻辑函数的最简与或式为( )。
a、
b、
c、
d、
7、一个逻辑函数的任意两个最小项之积必为1。( )
8、卡诺图上几何相邻的两个最小项一定互为逻辑相邻项。( )
第6章 组合逻辑电路第6章 组合逻辑电路单元测试(1)1、组合逻辑电路的分析过程中,最终得到( ),并由此总结得到具体的逻辑功能表述。
a、逻辑表达式
b、真值表
c、逻辑电路图
d、卡诺图
2、分析下图所示组合逻辑电路,其输出逻辑表达式正确的是( )。
a、
b、
c、
d、
3、已知如下逻辑函数的真值表,其输出的标准与或式为( )。
a、
b、
c、
d、
4、图示全加器符号,当a = 0,b = 1,ci = 1时,s和co分别为( )。
a、co=0,s=0
b、co=1,s=0
c、co=0,s=1
d、co=1,s=1
5、以下表述中,错误的是( )。
a、不论是半加器还是全加器,输出信号都包括本位相加后给高位的进位。
b、n位二进制数加法过程中,除了最低位加法以外的其它各位相加都是全加。
c、半加过程可以看作是进位输入为0的全加。
d、多位全加器工作时,低位加法单元的输入进位信号就是高位加法单元的输出进位信号。
6、以下表述中,错误的是( )。
a、1位二进制数比较器,指能判别两个1位二进制数的大小关系的电路。
b、4位二进制数比较器,指能判别四个1位二进制数的大小关系的电路。
c、数值比较器的输出结果可以采用高有效方式,也可以采用低有效方式表示。
d、比较两个n位数的大小时,应该从高向低逐位比较,某位出现大小区别时,更低位就不用再比较。
第6章 组合逻辑电路单元测试(2)1、4位二进制译码器有( )个输出信号端。4位二进制译码器有( )个输出信号端。
a、4
b、8
c、16
d、32
2、要扩展得到5-32线译码器,需要( )片3-8线译码器。
a、1
b、2
c、3
d、4
3、如果一个二进制编码器有4位输出代码,则该编码器最多可以对( )路输入信号编码。
a、4
b、8
c、16
d、32
4、101键盘的编码器输出( )位二进制代码。
a、2
b、6
c、7
d、8
5、应用二进制译码器实现一个4输入、3输出的组合逻辑电路,至少要使用( )片3-8线译码器74ls138。
a、1
b、2
c、3
d、4
6、优先编码器的编码信号相互排斥,不允许多个编码信号同时有效。( )
7、可以采用多种半导体材料制作得到不同光色的发光二极管。当对发光二极管外加反向电压时,会发出清晰的可见光。( )
第6章 组合逻辑电路单元测试(3)1、一个8选一数据选择器的数据输入端有( )个。
a、1
b、2
c、8
d、4
2、一个16选一数据选择器的地址输入端有( )个。
a、1
b、2
c、8
d、4
3、要实现一个4输入组合逻辑函数,使用( )数据选择器最合适。
a、4选1
b、8选1
c、16选1
d、32选1
4、用4选1数据选择器实现函数,应使( )。
a、d0=d2=0,d1=d3=1
b、d0=d2=1,d1=d3=0
c、d0=d1=0,d2=d3=1
d、d0=d1=1,d2=d3=0
5、用4选1数据选择器实现函数,应使( )。
a、d0=0,d1=0,d2= a2,d3=a2
b、d0=1,d1=1,,
c、d0=1,d1=0,,d3=a2
d、d0=0,d1=1,d2=1,d3= a2
6、以下表述中,正确的是( )。
a、相比于二进制译码器,数据选择器更适合实现多输出逻辑函数。
b、要实现一个四输入逻辑函数,使用16选1数据选择器最合适。
c、要实现一个三输入逻辑函数,不能使用4选1数据选择器。
d、要实现一个四输入逻辑函数,可以先使用4选1数据选择器扩展为8选1数据选择器,再应用实现。
7、引起组合逻辑电路中竟争与冒险的原因是( )。
a、逻辑关系错误
b、干扰信号
c、电路工作延时
d、电源不稳定
第7章 触发器第7章 触发器单元测试(1)1、时序逻辑电路由组合逻辑器件和( )共同构成。
a、触发器
b、译码器
c、异或门
d、数据选择器
2、根据电路中触发器的工作时刻是否统一来划分,时序逻辑电路可以分为( )两类。
a、米里型和莫尔型
b、同步时序电路和异步时序电路
c、计数器和寄存器
d、中规模集成器件和大规模集成器件
3、触发器是一种( )稳态电路。
a、无
b、单
c、双
d、多
4、对于与非门构成的基本 rs 触发器,当触发器状态置1时,( )。
a、s=0; r=0
b、s=0; r=1
c、s=1; r=0
d、s=1; r=1
5、rs 触发器的输入激励“r”是指( )。
a、重复
b、复位
c、置1
d、翻转
6、一个输入激励高有效的rs触发器,其特征方程为( )。
a、
b、
c、
d、
7、一个触发器有两种可能的输出状态,要么是1,要么是0。( )
第7章 触发器单元测试(2)1、各种触发器功能类型中,功能最齐全、通用性最强的触发器是( )。
a、rs触发器
b、jk触发器
c、d触发器
d、t触发器
2、一个输入激励高有效的jk触发器,在 j=k=1 时,出现时钟脉冲工作点,则触发器( )。
a、保持状态不变
b、置1
c、置0
d、翻转
3、一个输入激励高有效的jk触发器,其特征方程为( )。
a、
b、
c、
d、
4、逻辑电路如图所示,分析c的波形,当初始状态为“0”时,输出q是“1” 的瞬间为( )。
a、t1
b、t2
c、t3
d、t4
5、逻辑电路如图所示,它具有( )。
a、d触发器功能
b、t触发器功能
c、rs触发器功能
d、保持功能
6、逻辑电路如图所示,它具有( )。
a、d触发器的功能;
b、移位寄存器的功能;
c、t触发器的功能;
d、sr触发器的功能。
7、同步rs触发器的输入激励信号r、s比输入时钟信号clk的信号优先级高。
8、与rs触发器类似,jk触发器同样不允许两个输入激励同时有效。( )
第4章 逻辑门电路第4章 逻辑门电路单元测试1、普通ttl非门电路中,输入级二极管的作用在于( )。
a、使电源电压更稳定
b、防止输入电压过高
c、防止输入电压过低
d、构成输入级回路
2、已知二极管门电路如图所示,输入高电平为3v,输入低电平为0.3v,该电路的逻辑表达式是()。
a、
b、
c、
d、
3、以下表述中,错误的是( )。
a、ttl逻辑门输入高电平和输出高电平的典型值都是3.6v。
b、ttl逻辑门输出低电平时,称逻辑门处于开门状态,又称导通状态。
c、ttl非门的关门电平uoff指此时允许输入的低电平的最大值。
d、ttl非门的开门电平uon指此时允许输入的低电平的最大值。
4、如图所示电路的输出信号是( )
a、高电平
b、低电平
c、高阻状态
d、不确定
5、下列哪个逻辑门符号表示了一个“控制端高有效的两输入与非三态门”。( )
a、
b、
c、
d、
6、下图电路均为ttl门电路,能够实现的电路是( )。
a、
b、
c、
d、
7、逻辑变量只有0、1两种取值;在正逻辑规定中分别用( )对应表示。
a、高电平、低电平
b、低电平、高电平
c、uh、ul
d、ul、uh
8、为了正确完成逻辑功能,ttl集成逻辑门内部使用的晶体管可以工作在( )。
a、截止区
b、导通放大区
c、饱和导通区
d、反向击穿区
9、以下电路中可以实现“线与”功能的有( )。
a、与非门
b、三态输出门
c、集电极开路门
d、漏极开路门
10、与ttl数字集成电路相比,cmos数字集成电路的优点是( )。
a、微功耗
b、高速度
c、高抗干扰能力
d、电源范围宽
11、ttl逻辑门工作时,如果某个输入端悬空,其工作情况等效于该端接入逻辑低电平。( )
12、逻辑门电路多余输入端的处理原则是在保证逻辑功能正确的前提下,给多余输入端接入确定电平。( )